<?xml version="1.0" encoding="UTF-8"?>
<rss version="2.0"
	xmlns:content="http://purl.org/rss/1.0/modules/content/"
	xmlns:wfw="http://wellformedweb.org/CommentAPI/"
	xmlns:dc="http://purl.org/dc/elements/1.1/"
	xmlns:atom="http://www.w3.org/2005/Atom"
	xmlns:sy="http://purl.org/rss/1.0/modules/syndication/"
	xmlns:slash="http://purl.org/rss/1.0/modules/slash/"
	>

<channel>
	<title>Hao&#039;s Blog &#187; FPGA</title>
	<atom:link href="http://www.haostudio.idv.tw/blog/?cat=2&#038;feed=rss2" rel="self" type="application/rss+xml" />
	<link>https://www.haostudio.idv.tw/blog</link>
	<description>小豪的日誌</description>
	<lastBuildDate>Thu, 10 Nov 2016 10:53:39 +0000</lastBuildDate>
	<generator>http://wordpress.org/?v=2.9.2</generator>
	<language>en</language>
	<sy:updatePeriod>hourly</sy:updatePeriod>
	<sy:updateFrequency>1</sy:updateFrequency>
			<item>
		<title>Quartus 9.0 release 了</title>
		<link>https://www.haostudio.idv.tw/blog/?p=151</link>
		<comments>https://www.haostudio.idv.tw/blog/?p=151#comments</comments>
		<pubDate>Thu, 12 Mar 2009 03:31:47 +0000</pubDate>
		<dc:creator>hao</dc:creator>
				<category><![CDATA[EDA]]></category>
		<category><![CDATA[FPGA]]></category>

		<guid isPermaLink="false">http://www.haostudio.idv.tw/blog/?p=151</guid>
		<description><![CDATA[Altera Quartus 9.0 已經release 了
主要更新如下:
    *  對40-nm Arria® II GX和Stratix IV GT FPGA新的高階支援
    * 新的ModelSim®-Altera®入門版軟體，更快地進行模擬—提高近50%
    * 新的SSN分析器，提高訊號完整性
下載地址:
ftp://ftp.altera.com/outgoing/release
PS: 雖然好久沒碰Quartus了, 但是還是要了解一下最新資訊  
]]></description>
		<wfw:commentRss>https://www.haostudio.idv.tw/blog/?feed=rss2&amp;p=151</wfw:commentRss>
		<slash:comments>0</slash:comments>
		</item>
		<item>
		<title>Altera FPGA 中的CONFIG_DONE pin</title>
		<link>https://www.haostudio.idv.tw/blog/?p=31</link>
		<comments>https://www.haostudio.idv.tw/blog/?p=31#comments</comments>
		<pubDate>Tue, 31 Oct 2006 12:12:36 +0000</pubDate>
		<dc:creator>hao</dc:creator>
				<category><![CDATA[FPGA]]></category>

		<guid isPermaLink="false">http://www.haostudio.idv.tw/blog/?p=31</guid>
		<description><![CDATA[今天Debug公司的 Stratix II FPGA board 搞了好久, 終於讓FPGA能動了. 原因竟是CONFIG_DONE 這pin 的電壓問題.
原設計如下, 利用CONFIG_DONE的pin 來點亮LED燈, 表示Configure data已經download 到FPGA中.

但是download完後, LED的確是亮了, 但FPGA內的code卻不會動起來.
翻了Altera 的Document許久, 懷疑是download 完後, FPGA沒切換到user mode.
而且 CONFIG_DONE pin 只有0.9V 左右.
於是修改電路如下, 終於OK 了

雖然會動了, 但是由結果來看, FPGA 會把CONFIG_DONE pin 的訊號拉回去參考, 來決定是否進入user mode. 所以猜測FPGA 內部電路可能如下圖:

]]></description>
		<wfw:commentRss>https://www.haostudio.idv.tw/blog/?feed=rss2&amp;p=31</wfw:commentRss>
		<slash:comments>0</slash:comments>
		</item>
		<item>
		<title>Simply RISC &#8211; Simply RISC ships the S1 Core</title>
		<link>https://www.haostudio.idv.tw/blog/?p=9</link>
		<comments>https://www.haostudio.idv.tw/blog/?p=9#comments</comments>
		<pubDate>Fri, 08 Sep 2006 15:02:00 +0000</pubDate>
		<dc:creator>ebspace</dc:creator>
				<category><![CDATA[EDA]]></category>
		<category><![CDATA[FPGA]]></category>
		<category><![CDATA[Open Source]]></category>

		<guid isPermaLink="false">http://www.haostudio.idv.tw/blog/?p=9</guid>
		<description><![CDATA[Simple RISC 是將OpenSPARC  T1的8 核心改為單核心CPU的project.
其CPU架構是採用SPARC-V9 64 位元CPU, 採用wishbone bus.
適合作成SOC產品
並且採用GPL license.
網址如下: http://www.srisc.com
有興趣的人, 可以上他的網站去抓source code來研究研究
]]></description>
		<wfw:commentRss>https://www.haostudio.idv.tw/blog/?feed=rss2&amp;p=9</wfw:commentRss>
		<slash:comments>0</slash:comments>
		</item>
		<item>
		<title>用FPGA來做電玩</title>
		<link>https://www.haostudio.idv.tw/blog/?p=8</link>
		<comments>https://www.haostudio.idv.tw/blog/?p=8#comments</comments>
		<pubDate>Tue, 08 Aug 2006 15:16:00 +0000</pubDate>
		<dc:creator>ebspace</dc:creator>
				<category><![CDATA[EDA]]></category>
		<category><![CDATA[FPGA]]></category>
		<category><![CDATA[Open Source]]></category>

		<guid isPermaLink="false">http://www.haostudio.idv.tw/blog/?p=8</guid>
		<description><![CDATA[http://office-dsan.hp.infoseek.co.jp/dkong/dkong_prj.htm
]]></description>
		<wfw:commentRss>https://www.haostudio.idv.tw/blog/?feed=rss2&amp;p=8</wfw:commentRss>
		<slash:comments>0</slash:comments>
		</item>
		<item>
		<title>The Open-Graphics Project</title>
		<link>https://www.haostudio.idv.tw/blog/?p=7</link>
		<comments>https://www.haostudio.idv.tw/blog/?p=7#comments</comments>
		<pubDate>Tue, 08 Aug 2006 15:14:00 +0000</pubDate>
		<dc:creator>ebspace</dc:creator>
				<category><![CDATA[EDA]]></category>
		<category><![CDATA[FPGA]]></category>
		<category><![CDATA[Open Source]]></category>

		<guid isPermaLink="false">http://www.haostudio.idv.tw/blog/?p=7</guid>
		<description><![CDATA[The Open Graphics Project (OGP) is developing graphics cards with
fully published specs and open source drivers.
http://wiki.duskglow.com/tiki-index.php?page=Open-Graphics
OGD1 is a PCI based FPGA development board currently in development by
the Open Graphics Project.
]]></description>
		<wfw:commentRss>https://www.haostudio.idv.tw/blog/?feed=rss2&amp;p=7</wfw:commentRss>
		<slash:comments>0</slash:comments>
		</item>
		<item>
		<title>65nm FPGA 大戰</title>
		<link>https://www.haostudio.idv.tw/blog/?p=6</link>
		<comments>https://www.haostudio.idv.tw/blog/?p=6#comments</comments>
		<pubDate>Wed, 14 Jun 2006 07:32:10 +0000</pubDate>
		<dc:creator>ebspace</dc:creator>
				<category><![CDATA[FPGA]]></category>

		<guid isPermaLink="false">http://www.haostudio.idv.tw/blog/?p=6</guid>
		<description><![CDATA[消息來自:
http://news.chinatimes.com/Chinatimes/newslist/newslist-content/0,3546,120501+122006060700374,00.html 
繼Xilinx 的Virtex 5 宣佈量產後, Altera 的Stratix III 也將量產.
這世界真的進步太快了.
不久前才知到x86 CPU 已經進入到65nm 時代,
沒想到FPGA 也立刻跟進了.
期待Altera Cyclone III 也趕快出來&#8230;&#8230;&#8230;
(因為玩不起Stratix 的FPGA, 太貴了~~~~)
]]></description>
		<wfw:commentRss>https://www.haostudio.idv.tw/blog/?feed=rss2&amp;p=6</wfw:commentRss>
		<slash:comments>0</slash:comments>
		</item>
		<item>
		<title>Any Replacement for Altera EPCS Devices?</title>
		<link>https://www.haostudio.idv.tw/blog/?p=5</link>
		<comments>https://www.haostudio.idv.tw/blog/?p=5#comments</comments>
		<pubDate>Mon, 15 May 2006 04:51:31 +0000</pubDate>
		<dc:creator>ebspace</dc:creator>
				<category><![CDATA[FPGA]]></category>

		<guid isPermaLink="false">http://www.haostudio.idv.tw/blog/?p=5</guid>
		<description><![CDATA[最近剛好在做一片Altera Cyclone II 的FPGA board.
正感到Altera 的Configuration Device 好貴的時候.
無意間在網站上發現其替代方案.
沒想到ST 的M25P10-A, M25P40, M25P16 和  M25P64正好可以替代Altera 的EPCS1, EPCS4, EPCS16 和 EPCS64.
真是不錯, 等我的FPGA 板做好後, 買幾顆ST的Serial Flash 來試試看.
網路上原始資料如下:
http://fpgaforum.blogspot.com/2006/03/any-replacement-for-altera-epcs_19.html
]]></description>
		<wfw:commentRss>https://www.haostudio.idv.tw/blog/?feed=rss2&amp;p=5</wfw:commentRss>
		<slash:comments>0</slash:comments>
		</item>
	</channel>
</rss>
